adc – Traduction – Dictionnaire Keybot

Spacer TTN Translation Network TTN TTN Login Deutsch English Spacer Help
Langues sources Langues cibles
Keybot 568 Résultats  www.analog.com
  Soft Clipping vs. Hard ...  
High Speed ADC > 10MSPS
集積/特殊用途用コンバータ
  Soft Clipping vs. Hard ...  
Precision ADC ≤ 10MSPS
高速ADC>10MSPS
  Balancing Phase in High...  
ADC imbalance is caused by a mismatch in phase. The converter can tolerate a certain degree (pun intended) of phase mismatch, but keeping it to 4° or less will yield the best performance. The converter has some inherent imbalance, but designers work hard to keep the IC well balanced internally.
ADCアンバランスは、位相の不整合(ミスマッチ)が原因です。位相の不整合が度を過ぎなければ(駄洒落ですが)、コンバータは正常動作を維持でき、位相差が4°またはそれ以下であれば、最適な性能を発揮することができます。コンバータには若干の固有のアンバランスがあります。しかし設計者であれば、ICを内部的にバランスさせるために懸命の努力を払うのが普通です。
  Soft Clipping vs. Hard ...  
Another important difference between ADCs and amplifiers is their behavior when overdriven. An amplifier's gain gracefully compresses as its input is increased. Eventually the amplifier’s output reaches a maximum level and clips, resulting in large odd-order distortion products (the clipped signal starts to look like a square wave, whose spectral content comprises a sum of odd-order harmonics).
ADCとアンプのもう一つの重要な違いは、オーバードライブ時の動作です。アンプのゲインは、入力の増大に伴ってきれいに圧縮されていきます。最終的にアンプの出力は最大レベルに到達し、クリップされます。その結果、大きな奇数次の歪み成分が発生します(クリップされた信号は矩形波のような形状をとり始めますが、そのスペクトル成分は奇数次高調波の合計を含みます)。ADCはそのように優雅な動作をすることはなく、入力電圧が入力範囲を越えるといきなり出力がクリップされます。これによって、歪みに大きな変化が生じます。ADCによっては、入力振幅がフルスケールにかなり近い値でも優れた性能を維持するものもありますが、どのADCも入力が飽和すると性能が急激に低下します。ある設計者が、アナログ・デバイセズのVisualAnalog™ソフトウェアでFFTをモニタしているときに、考えられないような大きな歪みの変化が現れて、私に問い合わせてきました。結局、平均振幅をフルスケールよりわずか0.05dBだけ小さい値に設定していたというだけでした。時間の経過とともに入力が変化し、たとえ0.1dBだけの増大でもクリッピングが生じることがあり、それによって奇数次歪みでは40dBの変化が生じたのです。私は、高品質のゲイン制御ループを実装することをお勧めしました。
  ADC Input Noise: The Go...  
Figure 7. AD6645 14-bit, 105-MSPS ADC simplified block diagram.
図8. AD6645のサブレンジ・ポイントのDNL誤差(強調した図)
  ADC Input Noise: The Go...  
Figure 5. Using dither to randomize ADC transfer function.
特にワイドバンド・レシーバで、もっと簡単に実現できる別の方法があります。図6に示すように、
  ADC Input Noise: The Go...  
ADC Input Noise: The Good, The Bad, and The Ugly. Is No Noise Good Noise?
ADCの入力ノイズ:良いノイズと悪いノイズと厄介なノイズ 良いノイズとはノイズ・ゼロのこと?
  ADC Input Noise: The Go...  
ENOB is calculated by substituting the ADC’s computed SINAD for SNR in Equation 5 and solving equation for N.
SINADとENOBの計算に使用したノイズと歪みには、入力換算ノイズだけでなく量子化ノイズや歪みの項が含まれています。SINADとENOBはADCのダイナミック性能の測定に使用しますが、実効分解能とノイズフリー・コード分解能は、基本的にDC入力の条件下でのADCのノイズの測定に使用します。この場合、量子化ノイズは問題になりません。
  ADC Input Noise: The Go...  
—modeled as a noise source connected in series with the input of a noise-free ADC. Input-referred noise is not to be confused with
を持っており、ノイズフリーのADCの入力にノイズ源が直列に接続されているようにモデル化することができます。入力換算ノイズを量子化ノイズと混同しないことが必要です。
  ADC Input Noise: The Go...  
across the ADC input range, thereby reducing the average DNL error. Experimentally, it was determined that making the peak-to-peak dither noise cover about two ADC1 transitions gives the best improvement in DNL.
図9の最初の図は、入力信号レンジの小さい部分でのディザなしのDNLを示しています。このレンジには、68.75mV(512LSB)離れた2つのサブレンジ・ポイントが含まれています。2番目の図は、155LSB rmsのディザを追加(および後で除去)した後のDNLを示しています。このディザの量は約-20.6dBmです。DNLが大幅に改善されていることがわかります。
  ADC Input Noise: The Go...  
. Input-referred noise is most often characterized by examining the histogram of a number of output samples, while the input to the ADC is held constant at a dc value. The output of most high speed or high resolution ADCs is a distribution of codes, typically centered around the nominal value of the dc input (see Figure 2).
」といいます)。ノイズがほぼガウス分布であることから、ヒストグラムの標準偏差σを計算できますが、これが実効入力rmsノイズになります。ヒストグラムのデータからσの値を計算する方法については、「参考文献」の6を参照してください。一般に、このrms ノイズはLSB rmsで表しますが、これはADCのフルスケール入力レンジを基準にしたrms電圧に対応するものです。アナログ入力レンジをデジタル数値の
  Overranged Converter Re...  
Figure 1. ADC overrange recovery.
図1. ADCのオーバーレンジ回復
  Looking for Trouble in ...  
ADC Drivers
RFアンプ
  Programmable ADC Input ...  
Programmable ADC Input Range Provides System Benefits
プログラマブル入力範囲を持つADCで得られる システムのメリット
  ADCs for High Dynamic R...  
Which ADC Architecture Is Right for Your Application?
The Data Conversion Handbook, 2005
  Gain specification a bi...  
AN-835: Understanding High Speed ADC Testing and Evaluation (Rev. B) PDF
MS-2022: 信号の A/D 変換を正しく行う7 つのステップ (シグナル・コンディショニングのノイズ計算) PDF
  Gain specification a bi...  
Can you explain why the minimum and maximum gain errors specified by my ADC differ so much?
私が使おうとしているADCに規定されている最小と最大ゲイン誤差の差がなぜこんなに大きいのか教えてくれませんか?
  Missing Half the Signal...  
A downsampler for decimation of the ADC data.
(今号、Issue125:おお、CMRR、CMRR! あなたはなぜCMRR なの?)を
  The Electromotive Force...  
Ultralow Power, Low Distortion ADC Driver
オペアンプ、ローノイズ(1nV/√Hz)、低消費電力、デュアル、レールtoレール出力
  Correlating Specificati...  
I invite you to comment on ADC Noise in the Analog Dialogue Community on EngineerZone.
入力信号なしでAD9434のFFTを実行する方法もあります。FFTからは、67.5 dBFSのSNRを算出できます。この結果を使って入力換算ノイズを計算すると、1.22 LSBが得られます。これはヒストグラムの結果の0.02 LSB以内の値です。少し調整が必要かもしれませんが、高速ADCの入力換算ノイズとSNRをうまく関連付けることができます。
  Correlating Specificati...  
An ADC’s SNR can be used to calculate the equivalent rms input noise as
ADCのSNRを使用して、次式のように等価のRMS入力ノイズを計算することができます。
  Correlating Specificati...  
MT-004: The Good, the Bad, and the Ugly Aspects of ADC Input Noise - Is No Noise Good Noise? PDF
AN-835: 高速A/Dコンバータ(ADC)のテストと評価について (Rev. 0) PDF
  Correlating Specificati...  
MT-006: ADC Noise Figure - An Often Misunderstood and Misinterpreted Specification PDF
MT-001:「S/N 比=6.02N+1.76DB」、その意味と利用上の注意点 PDF
  Overrange Flag Indicate...  
What will the output data from an ADC look like during an overrange event?
オーバーレンジが発生するとA/Dコンバータ(ADC)の出力データはどのようになるのでしょうか?
  Programmable ADC Input ...  
MT-228: High Speed ADC Analog Input Interface Considerations PDF
MT-228: 高速ADCアナログ入力インターフェースの考慮事項 PDF
  Correlating Specificati...  
Low Power Differential ADC Driver
差動A/Dコンバータ・ドライバ、低消費電力、低価格
  ADCs for High Dynamic R...  
Figure 1. Oversampling of Nyquist ADC
図1. ナイキストADCのオーバーサンプリング
  ADCs for High Dynamic R...  
I need 100-dB dynamic range for a medical imaging application. Can you help me choose between successive-approximation and sigma-delta ADC architectures?
医療用画像処理アプリケーションでは100dBのダイナミック・レンジが必要です。ADCの方式は逐次比較型とシグマ・デルタ型のどちらがよいか助言していただけますか?
  Overranged Converter Re...  
Application Note AN-835, Understanding High-Speed ADC Testing and Evaluation, defines overrange recovery as the time required for an ADC to recover to the rated accuracy after an input transient moves from 10% above positive full scale to 10% above negative full scale or from 10% below negative full scale to 10% below positive full scale.
アプリケーション・ノートAN-835「高速A/Dコンバータ(ADC)のテストと評価について」によると、オーバーレンジ回復とは、入力信号の過渡が正側のフルスケールを10%上回ったところから負のフルスケールを10%上回るところまで移動した後、または負のフルスケールを10%下回ったところから正のフルスケールを10%下回るところまで移動した後、ADCが定格精度へ戻るのに要する時間を意味します。
  A datasheet or SPICE ma...  
AN-737: How ADIsimADC Models an ADC (Rev. B) PDF
AN-737: ADIsimADCによるADCモデリングの方法 (Rev. B) PDF
  Overranged Converter Re...  
Application Note AN-835, Understanding High-Speed ADC Testing and Evaluation, defines overrange recovery as the time required for an ADC to recover to the rated accuracy after an input transient moves from 10% above positive full scale to 10% above negative full scale or from 10% below negative full scale to 10% below positive full scale.
アプリケーション・ノートAN-835「高速A/Dコンバータ(ADC)のテストと評価について」によると、オーバーレンジ回復とは、入力信号の過渡が正側のフルスケールを10%上回ったところから負のフルスケールを10%上回るところまで移動した後、または負のフルスケールを10%下回ったところから正のフルスケールを10%下回るところまで移動した後、ADCが定格精度へ戻るのに要する時間を意味します。
  ADCs for High Dynamic R...  
Although both ADC topologies can accurately measure low-frequency signals, the power consumption of a SAR ADC scales with throughput rate, reducing power consumption by at least 50% as compared to Σ-Δ ADCs, which typically consume a fixed amount of power.
どちらのADC構成でも正確に低周波数信号を測定できますが、SAR ADCの消費電力はスループット・レートに比例しており、一般に一定量の電力を消費するΣΔADCと比較すると少なくとも50%少なくなります。たとえば、アナログ・デバイセズの5MSPS、18ビットSAR ADCの AD7960は、高スループット・レートで消費電力が直線的に大きくなる製品の例です。
  Correlating Specificati...  
In Switching Bits, we covered why input referred noise causes high-speed ADC outputs to switch even though the analog input is static. Input referred noise and SNR are related, but only if you compare them under the same test conditions.
「切り替わる出力のデータビット」で、アナログ入力が静的な場合でも入力換算ノイズによって高速A/Dコンバータ(ADC)出力が切り替わる理由を説明しました。入力換算ノイズとSNRには関連がありますが、これは同じテスト条件で比較した場合だけです。
  Practical Filter Design...  
ADC Input Protection
量化可能会引入数字噪声
  ADCs for High Dynamic R...  
The low-pass filter placed in front of a SAR ADC minimizes aliasing and reduces noise by limiting bandwidth. The high oversampling ratio and digital filter of Σ-Δ ADCs minimize the anti-aliasing requirements at their analog inputs, and oversampling reduces the overall noise.
SAR ADCでは、前段にローパス・フィルタを接続して帯域幅を制限することで、エイリアシングを最小限に抑えてノイズを低減します。ΣΔ ADCでは、高オーバーサンプリング比とデジタル・フィルタでアナログ入力でのアンチエイリアシング条件を最小限に抑え、オーバーサンプリングによって全体のノイズを低減します。さらに柔軟性を高めるために、FPGA上でカスタムのデジタル・フィルタを形成することもできます。
  Are Your Filters Filter...  
1 AN-835 - Understanding High Speed ADC Testing and Evaluation. (pdf)
1AN-835: 高速A/Dコンバータ(ADC)のテストと評価について (pdf, 2.12 MB)
  Missing Half the Signal...  
When using an ADC's internal digital downconversion (DDC) processing for decimation, my single tone real input signal is losing 6 dB of power. What is happening?
ADCの内蔵デジタル・ダウンコンバージョン(DDC)処理を使用してデシメーションを行うと、シングル・トーンの実入力信号のパワーが6dB低下します。何が起こっているのでしょうか?
  ADCs for High Dynamic R...  
Although both ADC topologies can accurately measure low-frequency signals, the power consumption of a SAR ADC scales with throughput rate, reducing power consumption by at least 50% as compared to Σ-Δ ADCs, which typically consume a fixed amount of power.
どちらのADC構成でも正確に低周波数信号を測定できますが、SAR ADCの消費電力はスループット・レートに比例しており、一般に一定量の電力を消費するΣΔADCと比較すると少なくとも50%少なくなります。たとえば、アナログ・デバイセズの5MSPS、18ビットSAR ADCの AD7960は、高スループット・レートで消費電力が直線的に大きくなる製品の例です。
  Electromagnetic Flow Me...  
4-channel, 12-bit ADC
4通道, 12位 ADC
  What's the (Converter) ...  
AN-935: Designing an ADC Transformer-Coupled Front End (Rev. 0) PDF
AD9204/AD9231/AD9251 S-Parameter Data XLS
  Practical Filter Design...  
16-Bit, 1 MSPS PulSAR® ADC in MSOP/QFN
16位、1 MSPS PulSAR® ADC,采用MSOP/QFN封装
  Difference Amplifier Fo...  
G = 0.2, Level Translation, 16-Bit ADC Driver
G = 0.2、电平转换、16位ADC驱动器
  Practical Filter Design...  
Limitations of an RC Antialias Filter Interfacing to an ADC Front End
根据架构不同,ADC 会有不同的输入电阻,这会影响输入滤 波器设计。以下考虑关系到ADC 模拟输入滤波器的设计。
  ADCs for High Dynamic R...  
The dynamic range of an ADC can be increased by adding a programmable-gain amplifier or operating multiple ADCs in parallel, using digital post-processing to average the result, but these methods can be impractical due to power, space, and cost constraints.
工業、計装、医療機器に使われている高性能データ・アクイジションのシグナル・チェーンでは、高ダイナミック・レンジと高精度が求められます。ADコンバータ(ADC)のダイナミック・レンジを向上させるには、プログラマブル・ゲイン・アンプを追加するか、あるいは複数のADCを並列に動作させて、後段のデジタル処理によって結果を平均する方法がありますが、これらの方法は、電力、スペース、コストの制約があるため非現実的です。オーバーサンプリングを行えば、ADCは低コストで高ダイナミック・レンジを達成でき、同時にスペース、熱、電力の厳しい設計条件にも対応することができます。
  Programmable ADC Input ...  
When budgeting for cost, performance, and power dissipation of the entire system, the lower signal range means that 1.7 dB less gain is needed upstream of the ADC, perhaps allowing the use of a lower power op amp with a lower gain-bandwidth product.
では、なんの得もないのに、どうしてSNRを下げるのでしょうか?コンバータは、システム・レベルで見るとパズルの一片にすぎません。システム全体のコスト、性能、消費電力を考慮した場合、信号範囲を狭くするのはADCの上流側で1.7dBゲインを小さくする必要があり、これによっておそらくゲイン帯域幅積の小さい低消費電力オペアンプが使用可能になるからかもしれません。つまり、コンバータのノイズ性能の低減を許容できるのであれば、システムの別の部分でポジティブなトレードオフを見つけることができるでしょう。
  Tick-Tock, Tick-Tock | ...  
To give numbers, a perfect ADC (no imperfections of any sort) working with a 100 MHz signal and a clock with one pico second (1E-12 seconds) rms jitter cannot achieve a resolution greater than 10 bits.
エッジが早過ぎると、サンプリングされた信号はまだ正しい値になっていません。エッジが遅過ぎると、信号は先に行き過ぎています。このため、サンプリングが行われるシステムで精度を上げるには、システム・クロックのジッタを十分に低くしなければなりません。実際、周波数精度はたいして重要でないことが多いのです。言うまでもなく、サンプル信号の変化が速いほど(高周波になるほど)、一定のジッタに対する誤差は大きくなります。クロック周波数は無関係です。重要なのは、サンプリングされるアナログ信号の周波数(ADCの場合)か、論理合成される信号の周波数(DACの場合)です。
  ADCs for High Dynamic R...  
The dynamic range of an ADC can be increased by adding a programmable-gain amplifier or operating multiple ADCs in parallel, using digital post-processing to average the result, but these methods can be impractical due to power, space, and cost constraints.
工業、計装、医療機器に使われている高性能データ・アクイジションのシグナル・チェーンでは、高ダイナミック・レンジと高精度が求められます。ADコンバータ(ADC)のダイナミック・レンジを向上させるには、プログラマブル・ゲイン・アンプを追加するか、あるいは複数のADCを並列に動作させて、後段のデジタル処理によって結果を平均する方法がありますが、これらの方法は、電力、スペース、コストの制約があるため非現実的です。オーバーサンプリングを行えば、ADCは低コストで高ダイナミック・レンジを達成でき、同時にスペース、熱、電力の厳しい設計条件にも対応することができます。
  Correlating Specificati...  
First, the SNR test is performed with a 30-MHz input signal at a –1 dBFS level, while there is no signal for the grounded input histogram test. Will this make a difference? The jitter induced noise at the output of an ADC can be estimated as
おや、1.47  1.24ですね。これはどういうことでしょうか?この食い違いを解消するにはいくつかの点を考慮する必要があります。まず、SNRテストは–1 dBFSレベル、30 MHz入力信号で行われますが、グラウンド入力ヒストグラムのテストでは信号はありません。これで値に差がでるのでしょうか?ADC出力のジッタ誘起ノイズは次式で推定することができます。
  Slow Starting ADCs | An...  
To save power, my ADC is powered up only to make a measurement. The system is very accurate in continuous operation, but completely unpredictable when power is strobed.
節電のため、私の A/D コンバータ(ADC)は測定のときだ け起動するようにしています。連続動作ではシステムは非常に 正確なのに、電源を入れたり、切ったりすると全く予測不可能 になってしまいます。
1 2 3 4 5 6 7 8 9 10 Arrow