adc – -Translation – Keybot Dictionary

Spacer TTN Translation Network TTN TTN Login Deutsch Français Spacer Help
Source Languages Target Languages
Keybot 568 Results  www.analog.com
  ADC Input Noise: The Go...  
Figure 7. AD6645 14-bit, 105-MSPS ADC simplified block diagram.
図8. AD6645のサブレンジ・ポイントのDNL誤差(強調した図)
  Balancing Phase in High...  
ADC imbalance is caused by a mismatch in phase. The converter can tolerate a certain degree (pun intended) of phase mismatch, but keeping it to 4° or less will yield the best performance. The converter has some inherent imbalance, but designers work hard to keep the IC well balanced internally.
ADCアンバランスは、位相の不整合(ミスマッチ)が原因です。位相の不整合が度を過ぎなければ(駄洒落ですが)、コンバータは正常動作を維持でき、位相差が4°またはそれ以下であれば、最適な性能を発揮することができます。コンバータには若干の固有のアンバランスがあります。しかし設計者であれば、ICを内部的にバランスさせるために懸命の努力を払うのが普通です。
  Soft Clipping vs. Hard ...  
High Speed ADC > 10MSPS
集積/特殊用途用コンバータ
  ADC Input Noise: The Go...  
Figure 5. Using dither to randomize ADC transfer function.
特にワイドバンド・レシーバで、もっと簡単に実現できる別の方法があります。図6に示すように、
  Soft Clipping vs. Hard ...  
Precision ADC ≤ 10MSPS
高速ADC>10MSPS
  ADC Input Noise: The Go...  
ADC Input Noise: The Good, The Bad, and The Ugly. Is No Noise Good Noise?
ADCの入力ノイズ:良いノイズと悪いノイズと厄介なノイズ 良いノイズとはノイズ・ゼロのこと?
  ADC Input Noise: The Go...  
—modeled as a noise source connected in series with the input of a noise-free ADC. Input-referred noise is not to be confused with
を持っており、ノイズフリーのADCの入力にノイズ源が直列に接続されているようにモデル化することができます。入力換算ノイズを量子化ノイズと混同しないことが必要です。
  ADC Input Noise: The Go...  
ENOB is calculated by substituting the ADC’s computed SINAD for SNR in Equation 5 and solving equation for N.
SINADとENOBの計算に使用したノイズと歪みには、入力換算ノイズだけでなく量子化ノイズや歪みの項が含まれています。SINADとENOBはADCのダイナミック性能の測定に使用しますが、実効分解能とノイズフリー・コード分解能は、基本的にDC入力の条件下でのADCのノイズの測定に使用します。この場合、量子化ノイズは問題になりません。
  ADC Input Noise: The Go...  
across the ADC input range, thereby reducing the average DNL error. Experimentally, it was determined that making the peak-to-peak dither noise cover about two ADC1 transitions gives the best improvement in DNL.
図9の最初の図は、入力信号レンジの小さい部分でのディザなしのDNLを示しています。このレンジには、68.75mV(512LSB)離れた2つのサブレンジ・ポイントが含まれています。2番目の図は、155LSB rmsのディザを追加(および後で除去)した後のDNLを示しています。このディザの量は約-20.6dBmです。DNLが大幅に改善されていることがわかります。
  Soft Clipping vs. Hard ...  
Another important difference between ADCs and amplifiers is their behavior when overdriven. An amplifier's gain gracefully compresses as its input is increased. Eventually the amplifier’s output reaches a maximum level and clips, resulting in large odd-order distortion products (the clipped signal starts to look like a square wave, whose spectral content comprises a sum of odd-order harmonics).
ADCとアンプのもう一つの重要な違いは、オーバードライブ時の動作です。アンプのゲインは、入力の増大に伴ってきれいに圧縮されていきます。最終的にアンプの出力は最大レベルに到達し、クリップされます。その結果、大きな奇数次の歪み成分が発生します(クリップされた信号は矩形波のような形状をとり始めますが、そのスペクトル成分は奇数次高調波の合計を含みます)。ADCはそのように優雅な動作をすることはなく、入力電圧が入力範囲を越えるといきなり出力がクリップされます。これによって、歪みに大きな変化が生じます。ADCによっては、入力振幅がフルスケールにかなり近い値でも優れた性能を維持するものもありますが、どのADCも入力が飽和すると性能が急激に低下します。ある設計者が、アナログ・デバイセズのVisualAnalog™ソフトウェアでFFTをモニタしているときに、考えられないような大きな歪みの変化が現れて、私に問い合わせてきました。結局、平均振幅をフルスケールよりわずか0.05dBだけ小さい値に設定していたというだけでした。時間の経過とともに入力が変化し、たとえ0.1dBだけの増大でもクリッピングが生じることがあり、それによって奇数次歪みでは40dBの変化が生じたのです。私は、高品質のゲイン制御ループを実装することをお勧めしました。
  ADC Input Noise: The Go...  
. Input-referred noise is most often characterized by examining the histogram of a number of output samples, while the input to the ADC is held constant at a dc value. The output of most high speed or high resolution ADCs is a distribution of codes, typically centered around the nominal value of the dc input (see Figure 2).
」といいます)。ノイズがほぼガウス分布であることから、ヒストグラムの標準偏差σを計算できますが、これが実効入力rmsノイズになります。ヒストグラムのデータからσの値を計算する方法については、「参考文献」の6を参照してください。一般に、このrms ノイズはLSB rmsで表しますが、これはADCのフルスケール入力レンジを基準にしたrms電圧に対応するものです。アナログ入力レンジをデジタル数値の
  Overranged Converter Re...  
Figure 1. ADC overrange recovery.
図1. ADCのオーバーレンジ回復
  Correlating Specificati...  
Low Power Differential ADC Driver
差動A/Dコンバータ・ドライバ、低消費電力、低価格
  Correlating Specificati...  
MT-006: ADC Noise Figure - An Often Misunderstood and Misinterpreted Specification PDF
MT-001:「S/N 比=6.02N+1.76DB」、その意味と利用上の注意点 PDF
  ADCs for High Dynamic R...  
I need 100-dB dynamic range for a medical imaging application. Can you help me choose between successive-approximation and sigma-delta ADC architectures?
医療用画像処理アプリケーションでは100dBのダイナミック・レンジが必要です。ADCの方式は逐次比較型とシグマ・デルタ型のどちらがよいか助言していただけますか?
  Gain specification a bi...  
Can you explain why the minimum and maximum gain errors specified by my ADC differ so much?
私が使おうとしているADCに規定されている最小と最大ゲイン誤差の差がなぜこんなに大きいのか教えてくれませんか?
  Missing Half the Signal...  
When using an ADC's internal digital downconversion (DDC) processing for decimation, my single tone real input signal is losing 6 dB of power. What is happening?
ADCの内蔵デジタル・ダウンコンバージョン(DDC)処理を使用してデシメーションを行うと、シングル・トーンの実入力信号のパワーが6dB低下します。何が起こっているのでしょうか?
  Overranged Converter Re...  
Application Note AN-835, Understanding High-Speed ADC Testing and Evaluation, defines overrange recovery as the time required for an ADC to recover to the rated accuracy after an input transient moves from 10% above positive full scale to 10% above negative full scale or from 10% below negative full scale to 10% below positive full scale.
アプリケーション・ノートAN-835「高速A/Dコンバータ(ADC)のテストと評価について」によると、オーバーレンジ回復とは、入力信号の過渡が正側のフルスケールを10%上回ったところから負のフルスケールを10%上回るところまで移動した後、または負のフルスケールを10%下回ったところから正のフルスケールを10%下回るところまで移動した後、ADCが定格精度へ戻るのに要する時間を意味します。
  Overranged Converter Re...  
Application Note AN-835, Understanding High-Speed ADC Testing and Evaluation, defines overrange recovery as the time required for an ADC to recover to the rated accuracy after an input transient moves from 10% above positive full scale to 10% above negative full scale or from 10% below negative full scale to 10% below positive full scale.
アプリケーション・ノートAN-835「高速A/Dコンバータ(ADC)のテストと評価について」によると、オーバーレンジ回復とは、入力信号の過渡が正側のフルスケールを10%上回ったところから負のフルスケールを10%上回るところまで移動した後、または負のフルスケールを10%下回ったところから正のフルスケールを10%下回るところまで移動した後、ADCが定格精度へ戻るのに要する時間を意味します。
  Gain specification a bi...  
AN-835: Understanding High Speed ADC Testing and Evaluation (Rev. B) PDF
MS-2022: 信号の A/D 変換を正しく行う7 つのステップ (シグナル・コンディショニングのノイズ計算) PDF
  Correlating Specificati...  
MT-004: The Good, the Bad, and the Ugly Aspects of ADC Input Noise - Is No Noise Good Noise? PDF
AN-835: 高速A/Dコンバータ(ADC)のテストと評価について (Rev. 0) PDF
  ADCs for High Dynamic R...  
Which ADC Architecture Is Right for Your Application?
The Data Conversion Handbook, 2005
  Missing Half the Signal...  
A downsampler for decimation of the ADC data.
(今号、Issue125:おお、CMRR、CMRR! あなたはなぜCMRR なの?)を
  Programmable ADC Input ...  
Programmable ADC Input Range Provides System Benefits
プログラマブル入力範囲を持つADCで得られる システムのメリット
  The Electromotive Force...  
Ultralow Power, Low Distortion ADC Driver
オペアンプ、ローノイズ(1nV/√Hz)、低消費電力、デュアル、レールtoレール出力
  Correlating Specificati...  
An ADC’s SNR can be used to calculate the equivalent rms input noise as
ADCのSNRを使用して、次式のように等価のRMS入力ノイズを計算することができます。
  Overrange Flag Indicate...  
What will the output data from an ADC look like during an overrange event?
オーバーレンジが発生するとA/Dコンバータ(ADC)の出力データはどのようになるのでしょうか?
  Programmable ADC Input ...  
MT-228: High Speed ADC Analog Input Interface Considerations PDF
MT-228: 高速ADCアナログ入力インターフェースの考慮事項 PDF
  Overranged Converter Re...  
In the early days of high-speed ADCs, overrange recovery was tested with a full-scale pulse that was offset either 10% positive or 10% negative. The ADC was tested to see how many samples were required for it to recover from the overrange.
初期の頃の高速ADCでは、正側または負側のどちらかを10%オフセットしたフルスケール・パルスでオーバーレンジ回復をテストしていました。ADCがオーバーレンジから回復するのにいくつのサンプル数が必要かを試験します。数ボルトの標準的なADC入力範囲では、回復するのに数回のクロック・サイクルが必要でした。最新世代のGSPS(ギガ・サンプル/秒を備えた)ADCでは、仕様に定める回復時間は1~2クロック・サイクルなので、パルスを生成して回復時間を測定するのはほぼ不可能です。では、どうすれば回復を確認できるのでしょうか?
  ADCs for High Dynamic R...  
Figure 1. Oversampling of Nyquist ADC
図1. ナイキストADCのオーバーサンプリング
1 2 3 4 5 6 7 8 9 10 Arrow